EJT

EJT è un sistema di collaudo per schede che montano una porta j-tag, che consente di testare un componente elettronico o una catena di componenti, ed eventualmente programmarli, con la tecnica Boundary Scan.

Descrizione

JTAG identifica il Boundary Scan Test (BST) definito per i circuiti integrati dallo standard IEEE 1149.1. Questo standard definisce i pin di input ed output, le funzioni logiche di controllo ed i comandi che facilitano il testing della piastra senza l’uso di equipaggiamenti specializzati.
L'architettura boundary-scan è un'ottima alternativa ai test in-circuit per il test delle connessioni elettriche.

EJT è il sistema di collaudo Eldig per schede che montano una porta j-tag.
Le porte del JTAG includono quattro o cinque pin descritti nelle specifiche JTAG: TCK, TMS, TDI e TDO. Il quinto segnale definito nelle specifiche JTAG è il TRST (Test Reset). TRST è considerato un segnale opzionale perché non è attualmente richiesto per eseguire il BST.
EJT consente di testare un componente elettronico o una catena di componenti, ed eventualmente programmarli con la tecnica Boundary Scan. Tale strumento permette, infatti, di effettuare il collaudo senza l’ausilio di test point e fixture (tastatori) ad hoc. Questo tipo di tecnologia, inoltre, è applicabile a piccoli collaudi, che normalmente necessiterebbero di sistemi complessi: il nostro prodotto può, infatti, essere applicato a piccole piastre, con costi contenuti.